# LUT カスケード・エミュレータを用いた論理シミュレーションについて

中原 啓貴<sup>†</sup> 笹尾 勤<sup>††</sup> 松浦 宗寬<sup>††</sup>

† 九州工業大学大学院 情報創成工学専攻
†† 九州工業大学 情報工学部
〒 820-8502 福岡県飯塚市大字川津 680-4

あらまし 概要 本論文では、LUT (Look-Up Table) カスケード・エミュレータを用いたサイクルベース形式論理シ ミュレーションについて述べる. LUT カスケード・エミュレータとは、複数の LUT (セル)を直列に接続した LUT カ スケードを模擬するアーキテクチャである. LUT カスケード・エミュレータは制御部とメモリとレジスタを持ち、書き 換え可能な接続回路でメモリと各レジスタの接続を行い、メモリのアドレスを計算する. そして、メモリに格納したセ ルを読み出す. 以上を繰り返して論理回路を評価する. 本手法は、LUT カスケード・エミュレータを汎用の PC 上でソ フトウェアを用いて実現する. シミュレーション実行時間とシミュレーション準備時間について、本手法と Levelized Compiled Code (LCC) との比較を行い、本手法は 18 倍~2621 倍高速であった.

キーワード BDD\_for\_CF, 関数分解, LUT カスケード

# A Logic Simulation using an Look-Up Table Cascade Emulator

Hiroki NAKAHARA<sup> $\dagger$ </sup>, Tsutomu SASAO<sup> $\dagger$ †</sup>, and Munehiro MATSUURA<sup> $\dagger$ †</sup>

<sup>†</sup> Program of Creation Informatics, Kyushu Institute of Technology

<sup>††</sup> Department of Comoputer Science and Eloctronics, Kyushu Institute of Technology

kawazu 680–4, Iizuka, Fukuoka, 820–8502 Japan

**Abstract abstract** This paper shows a cycle-based logic simulation method using an LUT cascade emulator. The LUT cascade emulator is an architecture that emulates LUT cascades, where multiple-output LUTs (cells) are connected in series. The LUT cascade emulator has a control part, a large memory, and registers. It connects the memory to each register by a programmable interconnection circuit, and evaluates the given circuit stored in the memory. This method realizes the LUT cascade emulator on a PC by a software. Experimental results show that this method is 18-2621 times faster than the LCC.

Key words BDD\_for\_CF, Functional decomposition, LUT cascade

### 1. はじめに

LUT の大規模化・高集積化に伴い,設計期間に占める検証 の割合が増大しており,高速な論理シミュレータが求められて いる.

論理シミュレータは論理回路の論理機能やタイミングを検証 するためのツールであり、イベントドリプン(event driven)形 式とサイクルベース(cycle based)形式の二つに大別できる.イ ベントドリプン形式論理シミュレータは、入力信号の変化(イベ ント)のある論理ゲートを評価し、その出力を次段の論理ゲート に伝搬させ評価を行っていく.また、論理機能の検証だけでは なく、イベント間の遅延時間を評価することもできる.しかし ながら、配置配線設計前は配線経路が確定しないため、仮配線長 を頼りに、遅延時間を計算する.近年、LSIの微細化に伴い、配 線間の遅延時間の見積もりが困難になっており[13]、仮配線長 によるタイミング検証は現実的ではない.一方,サイクルベース形式論理シミュレータは,論理ゲートの遅延時間は無視し,ト ポロジカル順序で各ゲートをクロックサイクル毎に一度だけ評 価する.タイミング検証は行えないが,論理検証に特化した分, イベントドリプン形式と比較してはるかに演算量が少なく,数 倍~100 倍高速に論理機能検証が可能である.

LCC [1] は汎用 CPU を用いたサイクルベース形式論理シミュ レータの一種である.LCC では,論理回路の各ゲートにプロ グラムコードを割り当て,入力から出力に対してトポロジカル 順序で評価を行う.本論文では,LUT カスケード・エミュレー タを用いたサイクルベース形式論理シミュレータについて述 べる.LUT カスケード・エミュレータは制御部とメモリとレ ジスタを持ち,書き換え可能な接続回路でメモリと各レジス タを接続し,メモリに格納した論理回路を評価する.文献 [11] で,Murgai-Hirose-Fujita はメモリを用いた論理シミュレータ



について述べている. Murgai らの手法は, 論理回路を単一出力 LUT のランダム回路に変換し, それらをメモリに格納した後, ハードウェア・アクセラレータを用いて評価を行う. 本手法は, 論理回路を LUT カスケードに変換する. LUT カスケードは LUT (セル)間の接続を直列接続に限定しているため, Murgai らの手法と比較して制御回路が単純である. また, 本手法は多 出力 LUT を用いるため, 多数の出力を同時に評価できる. 本論 文では, LUT カスケード・エミュレータを汎用の PC 上でソフ トウェアを用いて実現する手法について述べる.

2. LUT カスケード・エミュレータ

2.1 LUT カスケード

図 1 に順序回路の模式図を示す. X は外部入力, Y' は状態入 力を表し, Y は状態出力, Z は外部出力を表す. 本手法は順序回 路の組合せ部を LUT カスケード [3] で表現し, LUT カスケー ド・エミュレータで評価を行う.

LUT カスケードを図 2 に示す. LUT カスケードは複数の LUT (セル)を直列に接続した構造を持つ. 各セル間に接続さ れている信号線をレールと呼ぶ. 各セルはレール出力の他に,外 部出力を持つ.本論文では  $X_i$  をセル i の外部入力,  $Y'_i$  をセル i の状態入力,  $Z_i$  をセル i の外部出力,  $Y_i$  をセル i の状態出力,  $R_{i-1}$  をセル i のレール入力,  $R_i$  をセル i のレール出力とする. LUT カスケードは, 多出力論理関数を表現する BDD\_for\_CF に対して関数分解を繰り返し適用することにより得られる.

[定義 2.1] 入力変数を  $X = (x_1, x_2, \dots, x_n)$  とし、多出力関数を  $\vec{f} = (f_1(X), f_2(X), \dots, f_m(X))$  とする、多出力関数の特

性関数を  $\chi(X,Y) = \bigwedge (y_i \equiv f_i(X))$  とする.

n入力 m 出力関数の特性関数は, (n + m) 変数の 2 値論理関 数であり,入力変数  $x_i(i = 1, 2, ..., n)$  の他に,各出力  $f_i$  に 対して出力変数  $y_i$ を用いる.  $B = \{0, 1\}, \vec{a} \in B^n, \vec{b} \in B^m,$  $F = (f_1(\vec{a}), f_2(\vec{a}), ..., f_m(\vec{a})) \in B^m$  とすると,

$$\chi(\vec{a}, \vec{b}) = \begin{cases} 1 & (\vec{b} = F(\vec{a})) \\ 0 & (otherwise) \end{cases}$$

である.

[定義 2.2] 関数 *f* が変数 *x* に依存するとき, *x* を *f* のサポート変数という.

[定義 2.3] 多出力関数  $\vec{f} = (f_1, f_2, \dots, f_m)$ の BDD\_for\_CF とは、 $\vec{f}$ の特性関数  $\chi$  を表現する BDD (Binary Decision Diagram)[10] である. ただし、BDD の変数は、根節点を最上位と したとき、変数  $y_i$ は  $f_i$ のサポート変数の下に置く.

[定義 2.4] 多出力関数  $\vec{f}$  を表現する BDD\_for\_CF の  $x_k$  と  $x_{k+1}$  の間を交差する枝の数を第 k 段目での BDD\_for\_CF の 幅という. ここで、同じ節点を指している枝は 1 と計数する. ま た、幅を計数する際、出力を表現する変数から、定数 0 に向かう





⊠ 3 BDD\_for\_CF

図 4 中間出力のある関数分解





図 6 ダブルランク・フリップ・フロップ

枝は無視する.

 $X_1, X_2$ を入力変数の集合,  $Y_1, Y_2$ を出力変数の集合とする. 多出力関数  $\vec{f} = (f_1, f_2, \dots, f_m)$ を表現する BDD\_for\_CF の 変数順序を  $(X_1, Y_1, X_2, Y_2)$ とするとき, BDD\_for\_CF の  $X_2$ の最上位と  $Y_1$  の最下位の間における幅を W とする (図 3). 多出力関数  $\vec{f}$ を関数分解することにより図 4 の回路構造で実 現可能である.ここで, 2 つの回路 H と G の間の接続線数は  $t = \lceil \log_2 W \rceil$ である [4].

[定理 2.1] [3] n 変数多出力関数  $\vec{f}$  を実現する BDD\_for\_CF の幅の最大値を  $\mu_{max}$  とする.  $u = \lceil \log_2 \mu_{max} \rceil \le k - 1$  なら ば,  $\vec{f}$  は図 2 で示すような k 入力-LUT カスケード回路で実現 可能である. 図 2 は関数分解を 2 回繰り返して得られた回路で ある.

2.2 LUT カスケード・エミュレータ[2]

図 2 に LUT カスケード・エミュレータを示す. LUT カス ケード・エミュレータは、LUT カスケードのセルデータを格納 する論理メモリ、外部入力の値を保持する入力レジスタ、メモリ 番地を保持する MAR(Memory Address Register)、メモリの 出力値を保持する MBR(Memory Buffer Register)、プログラ マプル接続回路、接続メモリ、データのシフトを行うシフタ、状 態変数を記憶する状態レジスタ、外部出力を記憶する出力レジ スタ、制御回路から構成されている. また、順序回路を評価する ため、状態レジスタは状態入力と状態出力を保持しなければな らない. 図 6 に状態レジスタを構成する、ダブルランク・フリッ プ・フロップを示す. L\_1、L\_2 はそれぞれ D ラッチである. カ スケードの評価後に select 信号を ON にし、L\_1 に状態変数の 値を格納する. 全カスケードの評価終了後、S\_Clock にパルス を加え、状態変数の値を L\_2 に転送することにより、状態遷移 が終了する.

[例 2.1] 図 7 に、LUT カスケード・エミュレータを用いた順 序回路の模擬を示す. ただし、図 7 において、X<sub>i</sub> は入力変数を、



図 7 LUT カスケード・エミュレータを用いた順序回路の模擬

 $Y_i$ は状態変数を,  $Z_i$ は外部出力を,  $R_i$ はレール変数を示す. また, 順序回路の組合せ部は図 7 の LUT カスケードで実現されているものとする.

time = 1 でセル 1 の評価を行う. セル 1 を参照するため, MAR の上位 2 ビットを 00 にセットし, プログラマブル接続回 路を介してセル 1 の入力変数  $(X_1, Y'_1)$  をセットする. セル 1 を 読み, 出力値を MBR にセットする. 外部出力  $(Z_1)$  を出力レ ジスタにセットし, 状態出力  $(Y_1)$  を状態レジスタにセットする (図 7(a)).

time = 2 でセル 2 の評価を行う. セル 2 を参照するため, MAR の上位 2 ビットを 01 にセットし, プログラマブル接続回 路を介してフィードバックされたセル 1 のレール出力 ( $R_1$ ) と セル 2 の入力変数 ( $X_2, Y'_2$ )をセットする. セル 2 を読み, 出力 値を MBR にセット後, 各出力をそれぞれのレジスタにセット する (図 7(b)).

time = 3 でセル 3 の評価を行う. セル 3 を参照するため, MAR の上位ビットを 10 にセットし, プログラマブル接続回路 を介して入力変数をセットする. セル 3 を読み,出力値を MBR にセット後,各出力をそれぞれのレジスタにセットする.

すべてのセルが評価されたので、制御回路は S-Clock を状態 レジスタと出力レジスタに送り、状態レジスタの値  $(Y_1, Y_2, Y_3)$ を状態入力レジスタに転送する. また、出力レジスタの値  $(Z_1, Z_2, Z_3)$ を外部出力として出力する (図 7(c)). (例終り)

3. LUT カスケード・エミュレータの合成

#### 3.1 出力の分割

ー般に、多出力関数を単一の BDD\_for\_CF で表現した場合、 節点数が増大し、コンピューターのメモリ上に格納できない場合 が多い. また、BDD\_for\_CF の幅も増大し、LUT カスケードの 実現ができない場合も多い. 多出力関数を単一の BDD\_for\_CF で表現できても、最適化に多大な時間を必要とするので効率が 悪い. よって、出力関数を複数のグループに分割し、各出力集合 を個別の LUT カスケードで実現することを考える.

出力関数をグループ化する際,なるべく小さな BDD\_for\_CF を構成するためにサポート変数が増えないように出力関数を分 割する.

[定義 3.5] 論理関数の集合を  $F = \{f_1, f_2, ..., f_m\}$  とし,  $G \subseteq F$  とし,  $f_i \in F - G$  とする. G に最も類似した出力  $f_i$ とは

 $Similarity(i, G, F) = |Sup(f_i) \cap Sup(G)|, \tag{1}$ 

の値を最大にする  $f_i$  のことである. ここで, Sup(F) は F のサ ポート変数の集合を示す.

次に、与えられた多出力論理関数の出力を分割するアルゴリ ズムを示す.

[アルゴリズム 3.1] (出力の分割と BDD\_for\_CF の構成)



図 8 LUT カスケードの例 図 9 メモリ・パッキングの例

論理関数の集合を  $F = \{f_1, f_2, \ldots, f_m\}$ , 分割後の出力関数の 部分集合の集合を  $\mathcal{Z} = \{G_1, G_2, \ldots, G_r\}$ , 分割の個数を r, 分 割された出力関数の集合を表現する BDD\_for\_CF の節点数の しきい値を Th とする.

- 1.  $\mathcal{Z} \leftarrow \phi, r \leftarrow 0.$
- 2. While  $F \neq \phi$ , do Steps (a)-(d).
- (a) Node  $\leftarrow 0, G_r \leftarrow \phi$ .

(b) While  $Node \leq Th\_node$ ,  $F \neq \phi$ , and  $G_r$  is cascade realizable, do Steps i-iii.

i. Select  $f_i$  with the maximum  $Similarity(i, G_r, F)$ . If

 $G_r = \phi$ , then select  $f_i$  that has the largest support. ii.  $G_r \leftarrow G_r \cup \{f_i\}, F \leftarrow F - \{f_i\}.$ 

iii. Construct BDD\_for\_CF that realizes  $G_r$ , and  $Node \leftarrow (the number of nodes).$ 

(c) If  $G_r$  is not cascade realizable, then  $G_r \leftarrow G_r - \{f_i\}, F \leftarrow F \cup \{f_i\}.$ 

(d) 
$$\mathcal{Z} \leftarrow \mathcal{Z} \cup \{G_r\}, r \leftarrow r+1.$$

3. Terminate.

本手法はカスケード実現可能かつ, BDD の節点数がしきい値 を越えない間, 出力を併合する. 状態遷移関数などのサポート変 数が少ない関数を多く併合する場合, セル外部出力数がセル出 力制限数を越えるため, カスケード実現が不可能となる. また, 算術関数などのサポート変数が多い関数を併合する場合, BDD のサイズがメモリに格納できなくなる. アルゴリズム 3.1 は出 力をグループに分割するため, 得られた BDD は非常に小さい.

3.2 メモリ・パッキング

アルゴリズム 3.1 を用いて, 与えられた論理関数の出力を複 数のグループに分割し, 各グループを BDD\_for\_CF で表現し, LUT カスケードで実現する.次に, LUT のデータを LUT カス ケード・エミュレータの論理メモリに格納する.

[例 3.2] 図 8 に 4 入力セルで構成された LUT カスケードを 示す.図 9(a) にセルデータを格納したメモリマップを示す.こ こで,メモリのアドレス数は 6, ワード数は 4 であり, 斜線部は 未使用領域を示す.また, *P<sub>i</sub>* はページ番号である. (例終り)

例 3.2 では、1 ページ毎にセルデータを 1 つ格納している. そ のため、メモリ領域の半分以上が未使用である. 一般に、同一段 のセルデータは同時に読み出す必要があり、同一ページ内に格 納する必要がある. しかし、空きがあれば、同一ページ内に異な る段のセルデータを格納できる. これにより必要メモリ量を削 減できる. これをメモリ・パッキングと呼ぶ [6].

[例 3.3] 図 9(a) において、セルデータ  $r_5 \ge z_1 & e^{-y_1} l$ に 格納することにより、図 9(b) に示されたメモリマップを得る. メモリ・パッキングを用いることにより、必要メモリ量を半減 できた. (例終り)

-3 -



図 10 LUT カスケード・エミュレータ論理シミュレーションシステ ムのデータフロー

## LUT カスケード・エミュレータを用いた論 理シミュレーション

4.1 シミュレーション実行コードの生成

Fig. 10 に LUT カスケード・エミュレータ論理シミュレー ションシステムのデータフローを示す.

まず、回路を記述した Verilog-VHDL を Shared-BDD [9] に 変換する.次に、変数順序変更 [7] を行い、BDD のノード数を 削減し、BDD を最適化する.そして、関数分解を繰り返し適用 し、BDD から LUT カスケードを合成し、セルデータを PC 上 のメモリに格納する.同時に、LUT カスケード・エミュレータ の制御回路を模擬する C コードを生成し、コンパイルを行って 実行コードを生成する.シミュレーションシステムはメモリと 実行コードを用いて回路の論理シミュレーションを行う.

4.2 LUT カスケード・エミュレータを模擬するプログラ ムコード

シミュレーションシステムは以下の命令を記述したプログラ ムコードを生成する.

Step 1 外部入力を入力レジスタにセットし、状態レジスタを 初期化する.

Step 2 各セルの評価を行う.

- Step 2.1 プログラマブル接続回路の模擬を行う.ページアドレス,入力レジスタ,状態レジスタ,および MBR から論理メモリのアドレスを生成する.
- Step 2.2 Step 2.1. で生成したアドレスにアクセスし、セルデー タを読み出す.
- Step 2.3 Step 2.2 で読み出したデータを出力レジスタと状態レ ジスタに代入する.
- Step 3. 全てのセルの評価が終了したので、状態遷移を行う. 状態出力レジスタの値を状態入力レジスタに代入し、Step 1 に 戻る.

ソフトウェア実現では、メモリ出力を逐一レジスタに代入し なければならない.しかしながら、本手法はメモリ出力を、外部 出力、状態出力、レール出力の順に並べているので各出力にマ スクを掛けシフトすることで、同時代入できる.32 ビットプロ セッサ実現では、最大で 32 個の出力が同時評価可能である.ま た、状態遷移も高速に行うことができる.論理回路の状態変数 の個数を |Y|とすると、32 ビットプロセッサ実現では、状態遷 移を  $\lceil \log_2 \mu_{max} \rceil + 1$ 回で行える.カスケード構造を採用する もう一つの利点として、LCC などのランダム回路と比較して、 LUT カスケードの信号線数は少ないので、コンパイル時間を削 減可能である.

4.3 シミュレーション実行時間の解析

LUT カスケード・エミュレータをハードウェア実現した場合,評価時間はセル数に比例する [2]. しかしながら, ソフトウェ



図 11 セル入力制限数とシミュレーション時間の関係

ア実現の場合、入出力信号線の同時評価を行うことができず、逐次評価を行わなければならない.

ソフトウェア実現において、LUT カスケード・エミュレータ の高速シミュレーションを行うには、二つの背反した方法が考 えられる.

a. セル数を削減する

セルの入力数を増やすことで、セル数を削減することができる. しかしながら、セルの入力数を増やすことにより、各セル毎の評 価時間が増大してしまう.

b. セルの入力数を削減する

この方法では、各セル毎の評価時間は削減できるが、セル数が増加してしまう.

どちらの方法が有効な方法であるか検証するため、10 個の MCNC ベンチマーク関数 [8] を LUT カスケード・エミュレー タ上に実現し、予備実験を行った.そして、セル入力制限数を変 化させ、平均セル入力数、セル数、LUT カスケード・エミュレー タの実行時間を求めた.図 11 に実験結果を示す.横軸はセルの 最大入力数を示し、0 はセル入力制限数の下界  $\lceil \log_2 \mu_{max} \rceil + 1$ である.縦軸は平均セル入力数、セル数、シミュレーション時間 の割合を示し、セル入力制限数が  $\lceil \log_2 \mu_{max} \rceil + 1$  のときに、そ れぞれ 1.000 とした.

図 11 より, 平均セル入力数が増加するに伴ってシミュレー ション時間も増加している.本手法は論理メモリのアドレス計 算に時間を費す.計算時間はセル入力数の増加に伴って増加す る.従って, この結果より,本手法はセル入力数を削減する方法 で, LUT カスケード・エミュレータを合成する.

#### 5. 実験結果

5.1 MCNC ベンチマーク関数のシミュレーション結果

LUT カスケード・エミュレータと LCC を PC 上に実現し、 N くつかの MCNC ベンチマーク関数のシミュレーションを行っ た.表1に実験結果を示す. Name はベンチマーク関数名を、In は外部入力数を、Out は外部出力数を、State は状態変数の個数 を、Cas は合成された LUT カスケードの本数を、Cell はセル数 を、Mem は必要メモリ量を表し、単位は (Mega Bits) である. また、EXT.in はセルの平均入力数を、P.out は外部出力を持つ セルの個数を、S.out は状態出力を持つセルの個数を示す Sim は 100 万個のランダムテストベクトルのシミュレーション実行 時間であり、単位は (sec) である. Setup はシミュレーション準 備時間であり、単位は (sec) である. LCC のシミュレーション準 備時間は C コード生成時間、及びコンパイル時間である. 一方、 LUT カスケード・エミュレータのシミュレーション準備時間は BDD 生成時間, LUT カスケード合成時間, メモリマッピング 時間, C コード生成時間, 及びコンパイル時間である. Literals は LCC によって生成された C コードの論理式のリテラル数の 総数であり, Ratio は LCC と LUT カスケード・エミュレータ のシミュレーション準備時間とシミュレーション実行時間の比 率を表し, (LCC/LUT カスケード・エミュレータ) である. 実 験環境は, IBM PC/AT 互換機, Pentium4 Xeon 2.8GHz (L1 Cache: 8KB, L2 Cache: 512KB), メモリ 4GByte, であり, OS は Redhad (Linux 7.3) である.

表1より、LUTカスケード・エミュレータはLCCより18~ 2621 倍高速にシミュレーションを実行できた.また、シミュレー ション準備時間もs5378 を除いて1.2~57 倍高速であった.ベ ンチマーク関数 clma は他のベンチマーク関数と比較して Ratio が多かった.これは、clma はゲート間の信号線を多く持つが、 各論理関数のサポート変数の個数が少ないからである.分割し たBDD\_for\_CFで clma を表現した場合、幅が狭く、サポート 変数が少ないので、小さなLUTカスケードで実現でき、高速に シミュレーションを実行できた.この事実を確認するため、追 加実験を行った.まず、clmaの元のBLIFをBDDに変換し、 最適化を行った.次に、BDDの各ノードをマルチプレクサに置 き換えたBLIFを出力した.LCCでこのBLIFを実現したと ころ、Literals は2518 に減少し、シミュレーション実行時間は 5.74(sec)であった.Ratioを再計算すると、44.15 であり、他の ベンチマーク関数の結果とほぼ同じ傾向を示した.

5.2 シミュレーション実行時間の見積もりと考察

LUT カスケード・エミュレータの実行時間を命令数で見積 もった. LUT カスケード・エミュレータの命令数は以下の式で 求められる.

$$EST.LUT = EXT.in \times Cell + Cell + P.out + S.out + Rail,$$
(2)

ただし, *Rail* = *Cell* - *Cas* である.式 2の第1項は全外部入 力数を,第2項は論理メモリのアクセス回数を,第3項は外部 出力数を,第4項は状態出力の個数を,最終項はレール入力数 をそれぞれ表す.



図 12 LUT カスケード・エミュレータのシミュレーション実行時間

図 12 において、右縦軸は LUT カスケード・エミュレータの シミュレーション実行時間の実験値 EXP.LUT を表し、単位は (sec) である. 左縦軸は LUT カスケード・エミュレータのシミュ レーション実行時間の見積もり値である命令数 EST.LUT を表 す. また、LCC のシミュレーション実行時間を *Literals* で見積 もった. 図 13 において、右縦軸は LCC のシミュレーション実行



図 13 LCC のシミュレーション実行時間

時間の実験値 EXP.LCC を表し、単位は (sec) である. 左縦軸は LCC シミュレーション時間の見積もり値である *Literals* の個 数 EST.LCC を表す. 図 12, 13 より, EXP.LUT と EXP.LCC はそれぞれ, EST.LUT と EST.LCC で見積もることができる.

図 12, 13 において注目するべき点は、EXP.LUT は EXP.LCC より小さいが、いくつかのベンチマーク関数において、 EST.LUT (命令数) が EST.LCC (リテラル数) より大きい ことである. 検証を行うため、これらの C コードをアセンブラ コードに変換し、解析を行った. LCC のアセンブラコード量 は EST.LCC よりも数倍多かった. その一方で、LUT カスケー ド・エミュレータのアセンブラコード量は EST.LUT よりも少 なかった. これは LCC と LUT カスケードの回路構造によるも のである. LCC はランダム回路で表現するため、複数のファン アウトを持つゲートを評価する際、ゲートの出力値を保持しな ければならない.従って、ゲートの出力値がたびたび呼び出さ れるため、CPUのメモリ-レジスタ参照を行う命令を必要とす る.また、否定リテラルの評価のための命令も必要である.-方, LUT カスケード・エミュレータはセル間の接続線は前後の セル間のレールに限られており、しかも CPU のレジスタ1つ で評価できるため、メモリ-レジスタ間の参照は入出力数とセル 数に限られる.実験結果が見積もり値と相違していたもう一つ の理由として、CPUのアーキテクチャが考えられる.一般に、 メインメモリのアクセスタイムは L1 キャッシュのアクセスタイ ムよりも約 200 倍遅い. したがって、CPU の計算時間はキャッ シュミスに非常に影響を受ける. LCC シミュレータの場合,回 路データと制御部は混在しており, キャッシュのサイズと比較し て命令データは非常に大きい. その一方で、LUT カスケード・ エミュレータは、回路データ(セルデータ)と制御部が分離され ており、制御部は命令キャッシュに、一方で、回路データ (セル データ) はデータキャッシュに格納される. 従って、LUT カス ケード・エミュレータのほうがキャッシュミスは少ないと考え られる.

#### 5.3 シミュレーション準備時間の考察

図 14 は、LUT カスケード・エミュレータのシミュレーション 準備時間における各工程の割合を示す. 横軸はシミュレーション 準備時間における各工程の割合を示し、それぞれ、BDD\_for\_CF 生成と最適化 (BDD)、LUT カスケード合成 (Cascade)、C コー ド生成とコンパイル (Compile)、及びメモリパッキング (Packing) である. 縦軸はベンチマーク関数名であり、overall は全ベ ンチマーク関数の平均値を表す. 図 14 より、BDD 生成と最適 化は時間のかかる工程である. また、C コード生成とコンパイ ルも時間のかかる工程であり、ほとんどがコンパイルに費され

| Name   | In  | Out | State | LUT カスケード・エミュレータ     |      |        |        |       |       |        |                      | LCC      |        |        | Ratio |         |
|--------|-----|-----|-------|----------------------|------|--------|--------|-------|-------|--------|----------------------|----------|--------|--------|-------|---------|
|        |     |     |       | $\operatorname{Cas}$ | Cell | Mem    | EXT.in | P.out | S.out | Setup  | $\operatorname{Sim}$ | Literals | Setup  | Sim    | Setup | Sim     |
|        |     |     |       |                      |      | [Mbit] |        |       |       | [sec]  | [sec]                |          | [sec]  | [sec]  |       |         |
| s5378  | 35  | 49  | 164   | 40                   | 543  | 0.82   | 2.39   | 105   | 28    | 14.59  | 0.49                 | 4424     | 10.26  | 10.46  | 0.70  | 21.35   |
| s9234  | 36  | 39  | 211   | 44                   | 599  | 0.91   | 2.63   | 26    | 120   | 14.68  | 0.71                 | 8220     | 41.01  | 20.64  | 2.79  | 29.07   |
| s13207 | 62  | 152 | 638   | 93                   | 1245 | 3.28   | 2.27   | 109   | 390   | 31.09  | 1.46                 | 11954    | 83.04  | 43.76  | 2.67  | 29.97   |
| s15850 | 77  | 150 | 534   | 105                  | 3370 | 8.95   | 1.95   | 115   | 338   | 79.25  | 3.25                 | 14328    | 115.72 | 58.71  | 1.46  | 18.06   |
| s38417 | 28  | 106 | 1636  | 389                  | 9411 | 45.36  | 2.55   | 60    | 964   | 763.07 | 9.87                 | 33769    | 917.40 | 245.63 | 1.20  | 24.89   |
| s38584 | 38  | 304 | 1426  | 270                  | 5118 | 16.90  | 2.55   | 232   | 956   | 159.09 | 7.61                 | 34485    | 830.27 | 230.76 | 5.22  | 30.33   |
| dsip   | 229 | 197 | 224   | 45                   | 473  | 6.60   | 1.96   | 108   | 115   | 10.90  | 0.42                 | 5959     | 26.39  | 27.08  | 2.42  | 64.48   |
| bigkey | 263 | 197 | 224   | 48                   | 541  | 3.76   | 1.97   | 171   | 121   | 11.74  | 0.42                 | 9262     | 27.58  | 16.26  | 2.35  | 38.71   |
| clma   | 383 | 82  | 33    | 11                   | 129  | 0.25   | 2.05   | 41    | 21    | 3.64   | 0.13                 | 41353    | 207.76 | 340.75 | 57.08 | 2621.15 |





図 14 シミュレーション準備時間における各工程の割合

る. コンパイル時間を削減するにはコードサイズを削減すれば よく,例として,セル数を削減する事が挙げられる. しかしなが ら,セル数を削減するにはセル入力数を増やさなければならな いが,セル入力数の増加は,メモリパッキング時間の増加や必要 メモリ量の増加を招く. セル入力数を k,セル出力数を u とす ると,各セルに必要なメモリ量は 2<sup>k</sup>・u である. 従って,セルの 入力数を増加させるとメモリ量やメモリの値を計算する時間が 増加する.本論文中での実験は,セル入力数がなるべく小さく なるように合成したため,メモリパッキングはシミュレーショ ン準備時間に影響を及ぼさなかった.

### 6. 結 論

本論文では、LUT カスケード・エミュレータを用いた論理シ ミュレーションについて述べた.まず、論理回路を BDD で表現 し、LUT カスケードを合成する.次に、PC 上のメモリにセル データを格納する.そして、制御回路を模擬する C コードを生 成し、コンパイルを行って実行コードを生成する.シミュレー ション実行時間とシミュレーション準備時間について、本手法と LCC との比較を行い、本手法は 18 倍~2621 倍高速であった.

#### 7. 謝辞

本研究は、一部、文部科学省・科学研究費補助金、日本学術振 興会・科学研究費補助金、および、文部科学省・北九州地域知的 クラスター創成事業の補助金による.

#### 献

文

- M. Abramovici, M. A. Breuer, and A. D. Friedman, *Digital Systems Testing and Testable Design*, Wiley-IEEE Press; Rev. Print edition, Sept. 1994.
- [2] T. Sasao, H. Nakahara, M. Matsuura and Y. Iguchi, "Realization of sequential circuits by look-up table ring," MWS-

CAS2004, Hiroshima, July 25-28, 2004, pp.I517-I520.

- [3] T. Sasao, M. Matsuura, and Y. Iguchi, "A cascade realization of multiple-output function for reconfigurable hardware," *IWLS*-2001, Lake Tahoe, CA, June 12-15,2001, pp.225-300.
- [4] T. Sasao and M. Matsuura, "A method to decompose multipleoutput logic functions," *Proc. Design Automation Conference*, San Diego, CA, USA, June 2-6, 2004, pp.428-433.
- [5] P. Ashar, and S. Malik, "Fast functional simulation using branching programs," *ICCAD'95*, Nov.1995, pp.408-412.
- [6] T. Sasao, M. Kusano, and M. Matsuura, "Optimization methods in look-up table rings," *IWLS-2004*, June 2-4, 2004, Temecula, California, USA, pp.431-437.
- [7] R. Rudell, "Dynamic variable ordering for ordered binary desicion diagrams," *ICCAD'93*, pp. 42-47, 1993.
- [8] S. Yang, Logic synthesis and optimization benchmark user guide version 3.0, MCNC, Jan. 1991.
- [9] S. Minato, N. Ishiura, S. Yajima, "Shared binary decision diagram with attributed edges for efficient boolean function manipulation," *Proc. Design Automation Conference*, June 1991, pp.52-57.
- [10] R. E. Bryant, "Graph-based algorithms for boolean function manipulation," *IEEE Transact. Comput.*, C-35, Aug.1986, pp.677-691.
- [11] R. Murgai, F. Hirose, and M. Fujita, "Logic synthesis for a single large look-up table," *ICCD1995*, pp.415-424, Oct. 1995.
- [12] P. C. McGeer, K. L. McMillan, A. Saldanha, A. L. Sangiovanni-Vincentelli, and P. Scaglia, "Fast discrete function evaluation using decision diagrams," *ICCAD*'95, pp.402-407, Nov. 1995.
- [13] R. K. Brayton, "The future of logic synthesis and verification," in S. Hassoun and T. Sasao (e.d.), Logic Synthesis and Verification, Kluwer Academic Publishers, 2001.